说明:收录全网最新的团体标准 提供单次或批量下载
(19)国家知识产权局 (12)发明 专利 (10)授权公告 号 (45)授权公告日 (21)申请 号 202211003469.1 (22)申请日 2022.08.22 (65)同一申请的已公布的文献号 申请公布号 CN 115081035 A (43)申请公布日 2022.09.20 (73)专利权人 成都远望科技有限责任公司 地址 610041 四川省成 都市高新区九兴大 道6号高发大厦B幢219、 419室 (72)发明人 罗继成 郭强 王文明 付晓君  (74)专利代理 机构 北京天奇智新知识产权代理 有限公司 1 1340 专利代理师 叶明博 (51)Int.Cl. G06F 21/72(2013.01) G06F 9/445(2018.01)G06F 8/65(2018.01) G06F 15/177(2006.01) (56)对比文件 CN 104503782 A,2015.04.08 CN 111930393 A,2020.1 1.13 CN 112148317 A,2020.12.2 9 审查员 刘婷 (54)发明名称 一种基于处理器和FPGA芯片的程序加密升 级电路及方法 (57)摘要 本发明涉及一种基于处理器和FPGA芯片的 程序加密升级电路及方法, 属于雷达信号处理技 术领域, 它包括FPGA芯片、 处理器芯片、 FPGA程序 存储器和处理器程序存储器, FPGA芯片与处理器 芯片和FPGA程序存储器连接, 处理器芯片与处理 器程序存储器连接。 本发明能够实现对FPGA芯片 和处理器芯片双芯片的程序加密传输和双芯片 的相互升级, 能够对于任意一个芯片因升级异常 或者升级文件错误导致功能异常, 均可自动或在 用户干预的情况下进行远程恢复, 提高设备运行 稳定性, 简化维护步骤, 降低维护成本 。 权利要求书2页 说明书4页 附图3页 CN 115081035 B 2022.11.01 CN 115081035 B 1.一种基于处理器和FPGA芯片的程序加密升级电路, 其特征在于: 它包括FP GA芯片、 处 理器芯片、 FPGA程序存储器和处理器程序存储器, 在所述FPGA芯片内设置有FPGA启动方式 选择接口、 FPGA启动程序读取接口和FPGA可配置接口, 在所述处理器芯片内设置有处理器 通用输入输出接口、 处 理器启动程序接口1、 处 理器启动程序接口2和处 理器启动选择接口; 所述FPGA启动方式选择接口与处理器通用输入输出接口连接; 所述FPGA启动程序读取 接口与FPGA程序存储器和处理器通用输入输出接口连接; 所述处理器启动程序接口1与处 理器程序存储器连接, 所述FPGA可配置接口与处理器启动程序接口2和处理器启动选择接 口连接; 所述程序加密升级电路的升级步骤包括FPGA芯片升级处理器芯片步骤和处理器芯片 升级FPGA芯片步骤; 所述FPGA芯片升级处 理器芯片步骤 包括: 当FPGA程序检测到处理器芯片工作异常或者接收到用户升级处理器芯片需求 时, 通过 FPGA可配置 接口驱动处 理器启动选择信号, 控制处 理器芯片切换到处 理器启动程序接口2; FPGA可配置接口将处理器复位信号切换为复位使能状态, 触发处理器芯片从处理器启 动程序接口2读取启动程序; FPGA芯片对加密的处理器启动程序进行解密, 并通过处理器启动程序接口2将启动程 序发送给处 理器芯片; 所述处理器芯片升级FPGA芯片步骤 包括: 当处理器程序检测到FP GA芯片工作异常或者接收到用户升级FPGA芯片需求时, 通过处 理器通用输入输出接口驱动FPGA启动选择信号, 控制FPGA芯片切换到被动加载模式, 并使 能三态门, 使FPGA启动程序读取信号、 FPGA启动程序读取时钟与处理器通用输入输出接口 导通; 处理器通用输入输出接口驱动FPGA加载使能信号切换到加载使能状态, 触发FPGA从 FPGA启动程序接口接收启动程序; 处理器芯片对加密的FPGA启动程序进行解密, 并通过处理器通用输入输出接口将启动 程序 发送给FPGA芯片。 2.根据权利要求1所述的一种基于处理器和FPGA芯片的程序加密升级电路, 其特征在 于: 所述FPGA启动方式选择接口通过两条分别传输FPGA启动选择信号和FPGA加载使能信号 的信号线与处理器通用输入输出接口连接, 并在两条信号线上分别连接一上拉电阻, 将 FPGA启动选择信号初始电平拉至选择正常启动的状态, 以及将FPGA加载使能信号初始电平 拉至加载不使能状态。 3.根据权利要求1所述的一种基于处理器和FPGA芯片的程序加密升级电路, 其特征在 于: 所述FPGA启动程序读取接口通过两条信号线发送FPGA启动程序读取时钟和FPGA启动程 序读取信号, 经过三态门输入到处理器通用输入输出接口, 通过三态门在FPGA 正常启动时, 处理器通用输入输出接口不与FPGA启动程序读取接口连接, 以防止电平冲突。 4.根据权利要求1所述的一种基于处理器和FPGA芯片的程序加密升级电路, 其特征在 于: 所述处理器启动选择接口通过两条分别 传输处理器启动选择信号和处理器复位使能信 号的信号线与FPGA可配置接口连接, 在两条信号线上分别连接一上拉电阻, 将处理器启动 选择信号初始电平拉至选择正常启动的状态, 以及将处理器复位使能信号初始电平拉至加 载不复位状态。权 利 要 求 书 1/2 页 2 CN 115081035 B 25.根据权利要求1所述的一种基于处理器和FPGA芯片的程序加密升级电路, 其特征在 于: 所述FPGA可配置接口通过两条分别传输处理器启动程序读取信号2和处理器启动程序 读取时钟2的信号线与处理器启动程序接口2连接; 所述处理器启动程序接口1通过三条分 别传输处理器启动程度读取信号 1、 处理器启动程序读取时钟1和处理器启动程序读取片 选 1的信号线与处 理器程序存 储器连接 。权 利 要 求 书 2/2 页 3 CN 115081035 B 3

.PDF文档 专利 一种基于处理器和FPGA芯片的程序加密升级电路及方法

文档预览
中文文档 10 页 50 下载 1000 浏览 0 评论 309 收藏 3.0分
温馨提示:本文档共10页,可预览 3 页,如浏览全部内容或当前文档出现乱码,可开通会员下载原始文档
专利 一种基于处理器和FPGA芯片的程序加密升级电路及方法 第 1 页 专利 一种基于处理器和FPGA芯片的程序加密升级电路及方法 第 2 页 专利 一种基于处理器和FPGA芯片的程序加密升级电路及方法 第 3 页
下载文档到电脑,方便使用
本文档由 人生无常 于 2024-03-18 16:32:25上传分享
友情链接
站内资源均来自网友分享或网络收集整理,若无意中侵犯到您的权利,敬请联系我们微信(点击查看客服),我们将及时删除相关资源。